# 2025q1 Homework1 (ideas) contributed by <YiZjen> ## 在 RISC-V 處理器/模擬器運作 Linux 核心 ## RISC-V 最佳化編譯器實作 ### 認知與理解 ### 遇到的疑惑 ### 如何改進 ## 〈每位程式開發者都該有的記憶體知識〉修訂 ### 認知與理解 - 專題的目的: - 閱讀 Ulrich Drepper 的論文,校訂中文翻譯語句不順或是詞彙有誤的地方 - 針對第六章的實驗進行重現並解讀實驗結果 ### 遇到的疑惑 - 不懂 `coherency_line_size` 和 `ways_of_associativity` 是什麼 ### 如何改進 1. [2.1.2](https://sysprog21.github.io/cpumemory-zhtw/commodity-hardware-today/ram-types/dynamic-ram.html) 章節應該要在 𝐴𝐿 後面補上「access line」 - 理由:在未閱讀論文的情況下,看同學介紹專題時,完全不明白 𝐴𝐿 的意思,翻查中文翻譯也找不到全名稱呼 2. 改進句子的流暢度 - 同學的更改後的語句為:「要寫到記憶單元中,則要適當地設置資料線路 𝐷𝐿,然後將 𝐴𝐿 的電位提高至足夠長的時間,以讓電容充電或放電。」,我認為改成「將 𝐴𝐿 的電位==提升到足夠讓電容完成充電或放電所需的時間==」比較好 - 同學的更改後的語句為:「其工作集的容量為所有個別的 行程 與系統核心的容量總和」,我認為改成「工作集的容量==相當於==所有個別行程與系統核心容量的總和。」比較好 ## 改進〈並行和多執行緒程式設計〉系列講座和〈Concurrency Primer〉 ## 異質多核通訊機制 ## STM32F4 移植和系統初始化流程 ## 以 eBPF 打造 TCP 伺服器 ## 透過 Netfilter 自動過濾廣告 ## 網路防火牆設計和實作 ### 認知與理解 ### 遇到的疑惑 ### 如何改進
×
Sign in
Email
Password
Forgot password
or
By clicking below, you agree to our
terms of service
.
Sign in via Facebook
Sign in via Twitter
Sign in via GitHub
Sign in via Dropbox
Sign in with Wallet
Wallet (
)
Connect another wallet
New to HackMD?
Sign up