微處理機ch1-ch2 1基本概念 CPU架構/A L U -C U-暫存器-P C- I R- FR -bus位址資料控制 指令提取解碼執行 提-解-算-取-值-存 效能cpu / MIPS. / io MB/s 2硬體架構 Bus-位資控 CPU 寫入MAR-MDR寫入mem CPU 讀取MAR-讀取-MDR 8086架構EU BIU BUS 管線BIU-佇列-IR-EU 范-哈結構-位址資料bus/程式資料IO共用 運作原理-微運算1暫存器間2算術3邏輯4移位 指令是n個微運算 ALU硬體電路-暫存器傳遞-logic運算-算術 微運算-微指令-控制字組-微程式 記憶體/cpu-暫存器-L1快取-L2-主記憶體-io-輔助記憶體 半導體記憶體快慢-暫-快-主-輔 主記憶體RAM/ROM 記憶體接腳-位資控 位址解碼擴充-線性/完全/部分解碼 位址解碼電路-邏輯閘-74138 擴充計算-位址線*資料線bit 輸出入裝置cpu-men IO CPU位址分配-獨立IO/記憶體IO CPU-IO速度協調 cpu -南北橋-主記憶體-bus-pci-sata-com-AGP-usb 74373 cpu-io 74244 io-cpu
×
Sign in
Email
Password
Forgot password
or
By clicking below, you agree to our
terms of service
.
Sign in via Facebook
Sign in via Twitter
Sign in via GitHub
Sign in via Dropbox
Sign in with Wallet
Wallet (
)
Connect another wallet
New to HackMD?
Sign up