因為所使用的FPGA板內置的clock頻率過高(大多為MegaHz) 所以必須使用除頻器去降低clock的頻率來認我們使用(用於計數時) ![](https://hackmd.io/_uploads/SJWACpwsn.png) inpout clk就是板子所給出的clock,由於頻率過高,所以中間的那個步驟就是對除他 Q從零到24,對他除2共25次讓他的頻率達到我們可以使用的大小(次數會因板子內的clock而異) always =>類似迴圈,令Q每次都加一 ![](https://hackmd.io/_uploads/SJxieRvo2.png) 原理就是把clock的週期變長來使他的頻率變小