# 清大半導體學院-設計部 正取心得 ## 背景 * 114CS, 19% * 專題: 設計機械手臂AI硬體加速器,並用乙太網路連結FPGA與模擬軟體的即時系統應用 * [科技部半導體射月計畫](http://ms.ee.nchu.edu.tw/%E5%9F%BA%E6%96%BC%E4%BA%BA%E9%A1%9E%E6%8A%80%E8%83%BD%E7%A7%BB%E8%BD%89%E4%B9%8B%E4%BA%BA%E5%B7%A5%E6%99%BA%E6%85%A7%E6%99%B6%E7%89%87%E7%99%BC%E5%B1%95%E7%92%B0%E5%A2%83/) (專題就做其中的子計畫) * 2學期的邏輯設計實驗助教(2021, 2021年) * 工研院資通所實習生(2021/7 ~ 迄今) * 電路設計相關大學部課程 * 電子電路學 A+ * 積體電路設計概論 A+ * 邏輯設計 A- * 邏輯設計實驗 A+ * 計算機結構 A * 作業系統 A+ * 資料結構 A+ * 演算法 A * IC LAB(正在修) * 電路設計相關碩班課程 * 超大型積體電路系統設計 A+ * 多核心系統設計 A+ * 高等數位電路設計(正在修) * 高等計算機結構(正在修) ## 書審 50% * 90.5分, 初試錄取標準73.0分 * 審查資料 * 個人資料表 如背景,把修的課程、專題、系排、未來研究領域放進資料表。 * 英文檢定 簡章出來要考已經來不及,但其實我英文蠻爛的,高中考多益715分過期。 所以就放大一修的英文課,B和B+,夠慘了吧... * 學習研究計畫書 因為實驗室推甄前就已經確定了,就直接列當時跟老闆談的內容。 * 修課規劃 * 專題弄的FPGA整合開發平台延伸到碩班當碩論實驗平台 * 工研院實習 * 碩論題目方向: DNN加速器架構探索,在專題做的FPGA平台上驗證 * 其他有利審查資料 * 工研院實習 * 台大EDA/IC Camp * 兩學期助教 * CIC的三門IC設計相關訓練課程 * 心得 審查從上傳截止到公布面試名單只有一周,我合理懷疑他們主看血統系排,然後頂多背景微調個一兩分,我專題夥伴系排跟我差不多,但經歷比我豐富、雙主修、出國營隊、托福95,結果分數和我一樣。 看來是第一屆收人比較保守,直接滴血驗親QQ ### 面試 50% * 88.98分 * 題目 * 自我介紹 我簡略介紹專題做的事情,修的課程,碩班想做DNN加速器的電路設計。 * 專題分工 因為兩人一組,有被問負責的部分。 * 電路設計內容 我專題在寫High Level Synthesis來實現AI模型,開發速度比較快,我時間主要花在整體系統架構的規劃和軟韌體連接。HLS tool摸索和學習比較麻煩一點, 面試教授看起來對這個很有興趣,有多問一下這是甚麼,我也額外提到也有在寫RTL,但目前都用HLS居多。 * 專題遇到的困難 有沒有遇到困難,怎麼解決? 因為專題核心是基於國外做的SoC整合平台,沒什麼人在討論,所以蠻常跟對方團隊書信往來,也有受邀參加它們每兩周的定期會議,提出一些使用體驗和未來可以做的方向。 * 碩論規劃 直接問我碩士論文想做什麼題目,我只給了大致方向是DNN加速器的系統架構探索,像是systolic array這種運算架構,老師有問更細,有沒有確切的題目,但我臨時想不出來,他就說沒關係,大家都不知道QQ。 * 心得 聽系排或是主科成績差的同學有被問成績,我跟專題夥伴都沒被問到,面試內容都是基於自我介紹問問題,想準備也許可以在內容引導教授問問題。 ### 最終結果 正取 * 總分 89.74分 * 獎學金 放榜隔天有收到信,第一年的話是正取1有四萬,正取2有三萬,其餘正取兩萬,備取一萬二。第二年會依照教授評價排名重新分配,總額不變,但沒說下限,也許會低於兩萬(?) * 心得 一周生出360人面試分數,看來第一屆就驗血大會,有認識系上同學60% 70%左右,沒IC設計相關經驗也是正取,也有聽到四中本科20%左右,經歷也蠻豐富的拿備取。錄取名單上也不少清大電資院的,看起來有在保本校直升。 必修表33學分我跟系上教授討論,他們也說蠻硬的,不太知道為何要放這麼多課來壓縮研究時間,沒有抵免學分要兩年準時走可能會有點累。有正所我應該還是選正所,一個月兩萬其實吸引不大,而且有可能因為必修唸到三年,準時畢業才是真的... 如果你是四大本科,對IC設計有興趣,但不幸成績不太好,推不上熱門的正所ICS再來考慮這間吧。 而且其實裡面的教授都是正所的教授來掛名,要找實驗室還要跟另一批正所的人競爭,畢竟Lab位置有上限,教授自然會想選研究潛力好的學生,所以找教授的部分也得考慮一下。